CMOS宽带分数分频频率综合器的研究与设计

CMOS宽带分数分频频率综合器的研究与设计

(0个评分)

文集编号: 2015052008773

文档介绍

随着超宽带和软件无线电技术在无线通讯领域的深入发展,其要求的宽频带、快响应、低功耗及可编程等特性对射频前端频率综合器的设计提出了更高的要求。本文围绕∑△A分数分频锁相环型频率综合器展开研究工作,并分别针对宽带电容电感压控振荡器、环路带宽恒定以及自动频率校准等方面进行重点分析并具体提出设计方案。具体工作体现如下:在介绍了∑△分数锁相环的研究现状后,论文分析了锁相环的基本原理,讨论了基于∑△调制技术的分数分频原理及其对环路瞬态和相位噪声特性的影响,并阐述了与环路带宽相关的非理想特性及优化。为了实现恒定环路带宽以及快速自动频率校准,采用温度计编码开关电容和变容管阵列设计并实现了一款具有恒定压控增益和恒定子带间隔的宽带压控振荡器(VCO)。

贡献者

樊晓瑞新来的

分享文档85 联系TA