• 文档列表 (21)
名称
格式/大小
快速操作
应用于嵌入式闪存的电荷泵系统的研究_龚晨

 Flash存储器目前是非挥发性存储器电路中最重要的一种。在过去的十几年里,它广泛的应用于各种便携式电子产品中。Flash存储器的编程和擦除机制主要包括两种:热电子注入(

文件格式:RAR

EEPROM存储器电荷泵系统抗辐照加固研究_景欣

EEPROM存储系统中常采用电荷泵来实现高压和负压,在辐照环境中由于辐照对某些高压器件及电路的影响,可能导致电荷泵产生的电压出现偏移甚至失效,以致影响整个存储器的工作。主要针对电荷

文件格式:PDF

一种通信用低噪声低噪声电荷泵锁相环的研究与设计_...

电荷泵锁相环(CPPLL)是集成电路设计及应用中地位突出的电路之一,它可以跟踪一个参考时钟信号的脉冲及相位变化,对频率大小进行综合或者倍频,然后输出一定频率及相位信号的闭环控制系统

文件格式:RAR

2.4GHz频率综合器中低杂散锁相环的设计

在带电荷泵的锁相环频率综合器中, 设计低杂散锁相环的关键是减少鉴频鉴相器和电荷泵的非理想特性以及提高压控振荡器的性能。采用TSMC 0.18μm CMOS工艺, 设计了一

文件格式:PDF

Flash存储器中高效率位线驱动器的研究与设计

近年来,随着数字处理器技术的迅猛发展,FLASH|习速存储器也被广泛地应用于手机,数码相机,多媒体播放器等各种电子产品中。电荷泵凭借其体积小,电磁干扰(EMI)小和低成本等

文件格式:RAR

600MHzCMOS锁相环频率综合器设计

采用 0. 6μ m CMOS工艺, 设计完成600MHz锁相环型频率综合器。 以电荷泵型锁相环的线性数学模型为理论依据, 依次设计鉴频鉴相器, 电荷泵, 环路滤波器, 电流饥饿型

文件格式:PDF

600MHzCMOS锁相环频率综合器设计

采用 0. 6μ mCMOS工艺, 设计完成600M Hz锁相环型频率综合器。 以电荷泵型锁相环的线性数学模型为理论依据, 依次设计鉴频鉴相器, 电荷泵, 环路滤波器,

文件格式:PDF

自偏置锁相环的设计与实现_谢连波

锁相环(PLL)广泛应用于数字集成电路的时钟发生器,无线通信系统的频率合成器和数据时钟恢复电路中,因此高性能的PLL的研究及其应用一直是集成电路设计领域的一个热点。本课题研究的自偏

文档标签: 自偏置锁相环

文件格式:RAR

150WPT功率变换器的电荷泵式PFC电路设计

根据压电变压器( 简 称 PT) 的 电 路 拓 扑 和 特 点, 提 出 了 一 种 适 用 于 PT 功 率 变 换器的电荷泵式功率因数校正( 简称CPPFC) 电路. 分析了

文件格式:PDF

应用于短距离接收发机Σ-Δ数频率综合器的研究_齐骋

短距离无线通信设备工作在无需许可的工业、科学和医疗频段(IndustrySeienee Medieal, ISM),已广泛地应用于远程抄表,无线安防,设备管理以及监控等领域。频率综

文件格式:RAR

DVI接收端模拟部分电路研究与实现

1999年,DDWG工作小组发布了数字视频接口标准DVI1.0标准,DVI技术的出现,革新了整个视频接口技术和市场。DVI作为一种优秀的视频接口技术,一经提出,就迅速得到世

文件格式:RAR

频率合成器中延时线锁频环的研究与实现_杜敏

随着当今电子技术的迅速发展,系统对频率源的要求也越来越高,一个高质量的频率源包括低相噪、高分辨率、宽频带、低的频率跳变时间、易于集成以及高稳定性等特征。高纯源已成为了当今研究的热门

文件格式:RAR

无晶振快速锁定锁相环设计_耿晓勇

锁相环(Phase-Locked Loop, PLL)是一种使输入参考信号与输出信号在相位和频率完全一致的同步电路。随着电子技术的突飞猛进,集成CMOS锁相环得到了大量的应用。从消

文档标签: 无晶振快速锁定

文件格式:RAR

5GHz压控振荡器及预分频器的设计与研究

无线通信技术的迅猛发展以及CMOS工艺的进步推动了全集成射频收发机的研究与开发,其中高性能的频率合成器是决定整个射频电路性能的关键。论文介绍了基于电荷泵型锁相环的频率合成器

文件格式:RAR

8通道14位60MHz电流舵型D/A转换器

以电流舵型D/A转换器为核心, 设计了一个8通道14位60MHzdD/A 转换器。采用三段电流源(5+4+5) 结构的核心D/A 转换器单元, 有效地

文件格式:PDF

显示 1~15项 共 21个文档